RISTA前沿大讲堂

先进密码硬件加速

Advanced Cryptographic Hardware Acceleration

先进密码硬件加速

随着量子计算技术的快速发展,传统密码算法面临被快速攻破的安全风险。后量子密码因能够有效抵抗量子计算攻击,已成为密码学领域的研究热点。后量子密码算法涵盖基于多种安全问题的算法类型,每种算法内部又包含多种类型的算子。针对后量子密码在硬件部署过程中面临的计算复杂度高等关键挑战,本报告首先系统介绍后量子密码核心算子的硬件设计方法;其次,阐述后量子密码的电路级设计技术;最后,深入探讨后量子密码的硬件架构实现方案。通过上述内容,旨在为后量子密码硬件加速器的设计提供系统性参考与技术支持。

高迎雪,博士毕业于中国科学技术大学,现任南京邮电大学集成电路科学与技术学院副教授。主要研究方向包括智能处理器芯片架构设计、后量子密码硬件加速及容错硬件架构设计。相关研究成果发表/接收于TCAD、TC、DAC、DATE、FPL等国际权威期刊与会议。迄今累计发表/接收学术论文11篇,其中第一作者论文8篇,含CCF-A类论文5篇、CCF-B类论文2篇。曾获中国科学院院长奖学金,并入选CCF集成电路设计专委会优秀博士学位论文。现任CCF容错计算专业委员会执行委员、DAC会议程序委员会TPC委员、2026 CCF Chip芯片大会程序委员会TPC委员,同时长期受邀担任TVLSI、TCBB、TCASI、FITEE、OJCAS、电子信息学报等国内外知名期刊的审稿人。